37 748 736-битные пакетные ОЗУ DDR с синхронным конвейером ввода-вывода
17 ноября 2021
S7I323682M и S7I321882M реализованы с использованием высокопроизводительной технологии 6T CMOS Netsol и доступны в 165-контактном исполнении.
Общая адресная шина используется для доступа к адресу для операций чтения и записи. Внутренний счетчик пакетов установлен на 2-битное последовательное значение также для чтения и для записи. Синхронное конвейерное чтение и поздняя запись обеспечивают высокую скорость работы. Простое расширение глубины достигается за счет использования LD для выбора порта. Операция записи байта поддерживается контактами BW0 и BW1 (BW2 и BW3) для устройства x18 (x36)
Основные особенности:
- Напряжение питания 1,8 В±0,1 В для 1,8 В ввода/вывода и 1,5 В±0,1 В для 1,5 В ввода/вывода;
- Схема DLL для широкого окна допустимых выходных данных и будущего масштабирования частоты;
- Конвейерная работа с двойной скоростью передачи данных;
- Общая шина ввода/вывода данных;
- Ввод/вывод HSTL;
- Синхронное конвейерное чтение с автоматической синхронизацией поздней записи;
- Интерфейс DDR (двойная скорость передачи данных) на портах чтения и записи.
- Фиксированный 2-битный пакет для операций чтения и записи;
- Clock-stop поддерживает уменьшение тока;
- Два входа тактового сигнала (K и K-инверторный) для точной синхронизации DDR;
- Два входа тактового сигнала (С и С-инверторный) для уменьшения нежелательных фазовых или частотных отклонений и устранения несовпадения времени нарастания и спада;
- Два тактовых генератора CQ и CQ;
- Одноадресная шина;
- Функция записи байта (x18, x36);
- Программируемый выходной импеданс;
- Порт тестового доступа, совместимый с JTAG 1149.1;
- Тип корпуса: 165FBGA (матрица 11x15 FBGA) с размером корпуса 13x15 мм
Оформите заявку на сайте, мы свяжемся с вами в ближайшее время и ответим на все интересующие вопросы.
|
Заказать образцы
|